在高性能混合信號半導體解決方案領域,IDT(Integrated Device Technology,Inc。; NASDAQ:IDTI)一直處於技術的最前沿。今天,IDT宣佈為無線基礎收發器站(BTS)射頻卡應用推出了新的低噪聲計時芯片組,進一步優化了他們的技術。該芯片組不僅補充了IDT的通信信號鏈產品線,而且還為工程師提供了有效的工具來解決相關的相關挑戰並建立高性能的無線通信系統。
IDT 8V19N4XX芯片組的亮點是它包含JESD204B兼容的無線電頻率相鎖環(RF PLL)和時鐘合成器,這使其能夠滿足2G,3G和4G LTE的嚴格高頻和低相位噪聲要求無線基礎設施需要。該芯片組利用IDT的fomtoclock®NG技術,在減少相位噪聲方面表現出色,從而使系統中的模擬對數字和數字到數字轉換器(ADC/DACS)在系統中的準確性和較低的失真效果。這不僅可以提高信號傳遞的完整性和接收靈敏度,還可以通過降低位錯誤率(BER)來改善數據吞吐量。此外,RF信號路徑中噪聲的降低有助於基站開發人員減少對系統過濾器的需求,從而降低成本和復雜性。

IDT的時機和同步部門副總裁兼總經理克里斯蒂安·克爾馬雷克(Christian Kermarrec)表示:“我們非常了解噪聲對RF信號鏈的不利影響,因此開發了此計時芯片組。它不僅為系統工程師提供了為系統工程師提供解決方案,以提供解決方案,以提供解決方案,以提供解決方案的解決方案噪聲是解決問題的新工具,它還具有多個關鍵功能,包括符合JESD的時鐘功能和集成的時鐘抖動衰減,可以輕鬆地與特定於客戶的體系結構集成。這個新的計時設備不僅是我們行業領導的時機產品系列,還擴大了其他產品的應用範圍,包括無線基礎架構,數據轉換器,數據壓縮,Rapidio®和RF信號鏈產品。”
IDT 8V19N4XX芯片組還具有生成JESD204B應用程序所需的同步且高度可配置的時鐘和SYSREF信號。這意味著客戶可以使用高度靈活且具有成本效益的標準計時芯片,而不是多個相鎖的循環,合成器和緩衝區。同時,其集成的時鐘抖動衰減功能通過支持低成本,低頻外部VCXOS來簡化系統設計並降低整體系統成本。
關於產品的可用性,IDT 8v19n4xx設備現已進入合格客戶的樣本交付階段,並以標準VFQFPN包裝。它的柔韌性組合結合了RF相鎖環和高頻合成器,進一步提高了應用程序的靈活性和多樣性。通過這項創新,IDT再次證明了其在無線基站射頻技術領域的領先地位,為通信基礎設施的未來發展提供了強有力的技術支持。