เลือกประเทศหรือภูมิภาคของคุณ

EnglishFrançaispolskiSlovenija한국의DeutschSvenskaSlovenskáMagyarországItaliaहिंदीрусскийTiếng ViệtSuomiespañolKongeriketPortuguêsภาษาไทยБългарски езикromânescČeštinaGaeilgeעִבְרִיתالعربيةPilipinoDanskMelayuIndonesiaHrvatskaفارسیNederland繁体中文Türk diliΕλλάδαRepublika e ShqipërisëአማርኛAzərbaycanEesti VabariikEuskeraБеларусьíslenskaBosnaAfrikaansIsiXhosaisiZuluCambodiaსაქართველოҚазақшаAyitiHausaКыргыз тилиGalegoCatalàCorsaKurdîLatviešuພາສາລາວlietuviųLëtzebuergeschmalaɡasʲМакедонскиMaoriМонголулсবাংলা ভাষারမြန်မာनेपालीپښتوChicheŵaCрпскиSesothoසිංහලKiswahiliТоҷикӣاردوУкраїна

การสำรวจเชิงลึกของการเปรียบเทียบประสิทธิภาพของสวิตช์ CMOS และรีเลย์โซลิดสเตต

ความจุแบบปิดปิดในรีเลย์โซลิดสเตต:


พารามิเตอร์ที่สำคัญในรีเลย์โซลิดสเตตเช่นPhotomos®, Optomos®, photorelays หรือ MOSFET รีเลย์คือ CDS ตัวเก็บประจุแบบปิด (ปิด) ระหว่างแหล่งกำเนิดและท่อระบายน้ำพารามิเตอร์นี้สะท้อนถึงระดับที่สัญญาณต้นฉบับมีผลต่อการปิดการเปิดท่อระบายน้ำโดยทั่วไปแล้วแผ่นข้อมูลรีเลย์โซลิดสเตตจะอ้างถึงสิ่งนี้ว่าเป็นกูตที่น่าสนใจสำหรับสวิตช์ CMOS พารามิเตอร์นี้ไม่ได้เน้นเสมอไปอย่างไรก็ตามแนวคิดของการแยกออกเป็นจุดประสงค์ที่คล้ายกันมันวัดการมีเพศสัมพันธ์สัญญาณจากแหล่งที่มาเพื่อระบายเมื่อสวิตช์ไม่ทำงานการสำรวจของเราจะเจาะลึกลงไปในการออกจากการปิดผนึกซึ่งเป็นขั้นตอนสำคัญสำหรับการเปรียบเทียบรีเลย์โซลิดสเตตและสวิตช์ CMOS อย่างมีประสิทธิภาพความรู้นี้เป็นหัวใจสำคัญในการเลือกสวิตช์ที่เหมาะสมสำหรับแอปพลิเคชันต่างๆ



การขึ้นอยู่กับความถี่ของการแยกออกจากกัน:

ยกตัวอย่างเช่นสวิตช์ ADG5412 จากอุปกรณ์อะนาล็อกมันเป็นตัวอย่างของความสัมพันธ์แบบออฟ-ไอโซเลชั่นทั่วไปกับความสัมพันธ์ความถี่ (รูปที่ 1)ส่วนที่น่าสนใจ?เมื่อความถี่สัญญาณของสัญญาณปีนขึ้นไปการปิดการแยกก็จะลดลงสัญญาณความถี่สูงมีแนวโน้มที่จะ "รั่วไหล" ได้ง่ายขึ้นในท่อระบายน้ำของสวิตช์ปิดการเจาะเข้าไปในวงจรที่เทียบเท่าของสวิตช์ (รูปที่ 2) เผยให้เห็นรายละเอียดที่น่าสนใจ: CDS ตัวแปรของกาฝาก (ปิด) เชื่อมโยงแหล่งที่มาและระบายออกเมื่อสวิตช์ดับทำให้สัญญาณความถี่สูงเหล่านั้นลื่นไหลผ่านการวัดปรากฏการณ์นี้เป็นสาระสำคัญของการแยกการปิด

การวัดการแยกแบบเปิด:

เพื่อจัดการกับการคำนวณแบบปิดการแยกเราเริ่มต้นด้วยการแยกค่า VS และ VOUT จากวงจรทดสอบ (รูปที่ 2)ค่าเหล่านี้จะรวมเข้ากับสมการเฉพาะก่อนอื่นเรามองว่าวงจรเป็นตัวกรองสูงผ่าน (รูปที่ 3) วางรากฐานสำหรับการคำนวณฟังก์ชั่นการถ่ายโอนโดยการทอผ้าในแรงดันไฟฟ้ากับและความต้านทานของมันฟังก์ชั่นการถ่ายโอนเต็มรูปแบบของระบบจะปรากฏขึ้นตอนจบ?เสียบฟังก์ชั่นนี้เข้ากับสูตรนอกการเปิดใช้งานจะคลายความลึกลับของซีดี (ปิด)วิธีการทีละขั้นตอนนี้ไม่ได้เป็นเพียงแค่วิธีการเท่านั้น-มันสำคัญสำหรับการหักซีดี (ปิด) อย่างถูกต้องตาม RL, ความถี่สัญญาณ F และข้อกำหนดการแยกปิดปิด

สวิตช์ CMOS กับรีเลย์โซลิดสเตต:

การเปรียบเทียบสวิตช์ CMOS และรีเลย์โซลิดสเตตกลายเป็นที่น่าสนใจเมื่อเราตรวจสอบค่า CDS (ปิด) ในช่วงอุปกรณ์อะนาล็อกตัวอย่างเช่น ADG54XX และ ADG52XX ซีรีส์มีความสามารถในการจัดการสูงถึง 44V ในขณะที่ ADG14XX และ ADG12XX ซีรีส์ Max Out ที่ 33Vเราวางตัวเลขเหล่านี้กับรีเลย์โซลิดสเตต 30V ถึง 40V เพื่อการเปลี่ยนแปลงประสิทธิภาพของสปอตไลท์ยิ่งไปกว่านั้นการคำนวณผลิตภัณฑ์ของ Ron และ CDS (OFF) จะเปิดตัวอิทธิพลของสวิตช์ต่อสัญญาณทั้งในสถานะที่ใช้งานอยู่และแบบพาสซีฟซึ่งนำเสนอหน้าต่างสู่การปิดการแยกและการสูญเสียสัญญาณที่ครอบคลุม

ขอบของสวิตช์ CMOS:

ในหลาย ๆ ด้าน CMOS เปลี่ยนรีเลย์โซลิดสเตตพิจารณาสิ่งนี้: กระแสอินพุตดิจิตอลทั่วไปสำหรับสวิตช์ CMOS ของ ADI นั้นเป็นเพียง 1NA ซึ่งต่ำกว่ากระแสไปข้างหน้า 5MA ที่แนะนำสำหรับไดโอดรีเลย์โซลิดสเตตสิ่งนี้ทำให้สวิตช์ CMOS ตอบสนองได้มากขึ้นในการควบคุม Microcontroller GPIO Directนอกจากนี้เวลาเปิดใช้งานสำหรับสวิตช์ CMOS เช่น ADG1412 คือ Swift 100ns ซึ่งแคระมิลลิวินาทีที่ซบเซาของการถ่ายทอดโซลิดสเตตและยังมีอีกมาก - ความสามารถในการจัดเก็บช่องทางสลับหลายช่องในแพ็คเกจขนาดกะทัดรัดตัวอย่างเช่น ADGS1414D เหมาะกับ 8 ช่องในแพ็คเกจขนาดเล็ก 5 มม. × 4 มม.