
انفراسٹرکس X1 کنارے کی بغاوت تیز رفتار ریئل ٹائم MPISEL ویژن کام کے بوجھ کو پروسیسنگ کے لئے ڈیزائن کیا گیا ہے جس میں گہری سیکھنے کے ماڈل کے لئے اعلی بینڈوڈتھ کی حمایت کی ضرورت ہوتی ہے جو حقیقی وقت میں چھوٹے بیچ کے سائز کے ساتھ کام کرتی ہے. عام کام کے بوجھ میں بہت سی خصوصیت نقشے اور ایک سے زیادہ آپریٹر کی اقسام کے ساتھ گہری نیٹ ورک ہیں، کمپنی کی وضاحت کرتا ہے. ان میں ماڈل کی درستگی کے اہداف بھی شامل ہوسکتے ہیں جن میں مخلوط پریسیوں کے استعمال کی ضرورت ہوتی ہے، بشمول INT8، INT16 اور BF16. تیز رفتار کو تہوں کے درمیان مرکب کی اجازت دیتا ہے اور یہ بھی کم طول و عرض بیچ کے سائز (بی = 1 انٹرفیس پروسیسنگ) کے لئے ڈیزائن کیا جاتا ہے عام طور پر ان کام کے بوجھ کی طرف سے ضروری ہے.
تیز رفتار ایک X86 اور بازو آرکیٹیکچرز اور OS کا انتخاب کرتا ہے. یہ کیمرے، آئی آر، الٹراسونک اور آر ایف سینسر ان پٹ کی اقسام اور ایتھرنیٹ، یوایسبی اور وائی فائی کے معیار کی حمایت کرتا ہے.
X1 متحرک ٹینسر پروسیسر صف موجودہ اور مستقبل میں آئی آئی / ایم ایل کے ماڈل کی حمایت کرنے کے لئے ڈیزائن کیا گیا ہے اور یہ دعوی کیا جاتا ہے کہ اس کے ساتھ ساتھ ریفریجریشن کنٹرول منطق ٹیکنالوجی کے ساتھ ایک ASIC کی رفتار اور کارکردگی کو یکجا کرنے کے لئے جو اسے فیلڈ کے ذریعہ نئی انٹرفیس ماڈل ٹیکنالوجیز کو اپنانے اور تعیناتی کو فروغ دینے کے لۓ مستقبل میں پیش کرتا ہے. تازہ ترین. تیز رفتار فن تعمیر کو اعلی قرارداد کیمروں سمیت ایک سے زیادہ ڈیٹا کی اقسام کی پروسیسنگ کی حمایت کی اجازت دیتا ہے.
پروسیسر صف کے میک یونٹس کے علاوہ اور 12mbyte پر چپ SRAM کے علاوہ، X1 فن تعمیر ماڈل وزن، ترتیب اور اندرونی چالو کرنے کے اسٹوریج کے لئے بیرونی LPDDR4 ڈرام میں کنیکٹوٹی شامل ہے. ایک میزبان پروسیسر کو کنیکٹوٹی کے لئے GAN3 / 4 PCIE بھی ہے.
کمپنی ماڈل کمپائلر اور رن ٹائم سافٹ ویئر کے ساتھ انفریکس کنارے کی انٹرفیس سافٹ ویئر کی ترقی کٹ بھی پیش کرتا ہے. ماڈل کمپائلر TensorFlow Lite یا Torsch Script میں اظہار ماڈلوں کو تبدیل کرتا ہے اور ان کو براہ راست X1 تیز رفتار پر کام کرنے کے لئے ملاتا ہے. انفرادی رن ٹائم ماڈل کے عملدرآمد کو کنٹرول کرتا ہے اور X1 کے عمل کو فروغ دینے کے لئے اعداد و شمار بھاپ پر عمل کرتا ہے.